# סיכום הקורס מערכות הפעלה

סיכום מקיף על בסיס המצגות והקורס המועבר על ידי ד"ר קוגן קיריל. נכתב בעיקר עבורי ובמילים שלי על מנת להקל על הקושי והערפל שנוצר נוכח הנסיבות שהביאה איתה הקורונה. חומרי עזר מהם אספתי חומר: הרצאות בר אילן פרופ' דודי סרנה, סיכום צבי מינץ ואילון צדוק, סיכומים עמית שלו והמון Google אם מצאתם שסיכום זה עזר, אשמח לפרגון כוכב בגיטהאב : http://www.github.com/liordaniel

#### Von Neumann Architecturel

כל המחשבים פחות או יותר מבוססים על אותו עיצוב בסיסי – ארכיטקטורת ואן ניומן! בארכיטקטורה זו יש לנו 3 דרישות עיקריות :

- המחשב יכלול ארבעה תתי מערכות:
- 1. של התוכנית. Data וה-Data (פקודות∖הוראות) של התוכנית. Memory
- 2. ALU מבצעת את החישובים והפעולות הלוגיות הנדרשות על ידי התוכנית.
  - . אחראי על ההרצה השותפת של התהליך. <u>Control Unit</u>
- 4. <u>ו/O System</u> מערכת המתקשרת עם ה"עולם החיצון" (מקלדת, עכבר, מסך וכו'..).
  - תהליך (תוכנית בזמן ריצה) ירוץ אך ורק על\בעזרת הזיכרון. •
  - תהליך ירוץ בצורה סדרתית (על מנת לפשט, כך לא נצטרך לחפש איפה ההוראה הבאה).

# Random Access Memory - RAM

#### מאפיינים

- מורכב מרצף של תאי זיכרון, כך שכל תא הוא יחידת איחסון בגודל קבוע ובעל כתובת המורכבת מביטים.
  - זמן הגישה לכל תא בזיכרון שווה.
  - הגישה בזיכרון היא לתא שלם לפי הכתובת שלו. לא נוכל לגשת לביט יחיד.
    - כאשר תוכנית רצה, ה-data וה-instruction שלה מאוחסנת בזיכרון.
    - פועל אך ורק כשיש חשמל, במצב שאין הוא מאבד את כל התוכן שלו.

על מנת לגשת לתאי הזיכרון המעבד משתמש באוגרים (registers).

- Adress Register) MAR מאחסן את הכתובת.
  - שת המידע. <u>(Data Register) MDR</u> •
- אות חשמלי הגורם לפעולה לקרות. Fetch/Store signal
- Fetch(adress) מקבל כקלט כתובת (מהמעבד) ומחזיר העתק של התוכן באותו תא הזיכרון.

1. Load : הכנסת הכתובת שהתקבלה לתוך ה-MAR.

2. Decode : פיענוח הכתובת ב-MAR (מכתובת וירטואלית לכתובת הפיזית).

.MDR- העתקת התוכן של תא הזיכרון: Copy .3

מקבל כתובת וערך, מאחסן את הערך בכתובת (דורס את התוכן בתא). – Store(adress, value)

1. Load : הכנסת הכתובת שהתקבלה לתוך ה-MAR.

. Load ב הכנסת הערך ש שהתקבל לתוך ה-MDR.

.MAR לתוך התא שכתובתו נמצאת ב-MDR ל הערך שב-Copy .4

#### **ALU**

Email: Lior7daniel@gmail.com

# Input/Output System

מהירות הגישה לרכיבי I/O איטית בהשוואה ל-RAM, לכן נוצרת בעיה שכאשר אנו רוצים לפנות בבקשה לפעולה מרכיבים אלו, המעבד והזיכרון מוחזקים זמן רב מידי (באופן יחסי, במונחי מחשב). על מנת לפתור בעיה זו, ניתן ל"מישהו" לטפל בבעיה זו.

Device Controller למעשה לכל רכיב יש 'בקר' המנהל אותו ומתקשר בעיקר עם המעבד (גם עם הזיכרון).

לבקר זה יש התקן אחסון מקומי (Buffer).

?איך הוא פותר את הבעיה

מה שקורה בפועל, זה שהבקר של הרכיב מקבל את הבקשה לפעולה כלשהי מהמעבד. הוא "משחרר" את המעבד על מנת שיוכל להמשיך לעבוד, מנהל את הרכיב על מנת שיבצע את הפעולה ובינתיים אוגר את המידע המתקבל ב- local buffer. ברגע שיש לו את כל המידע, הוא שולח interrupt למעבד.

Interrupt פסיקה - אות חשמלי המגיע למעבד מרכיב חומרה.

Trap ה-Interrupt שנוצר על ידי תוכנה ולא על ידי חומרה. נוצר בעיקר על ידי שגיאה או בעקבות בקשה של תוכנית המשתמש.

#### ניתן לחלק את הפסיקות למספר סוגים

- פסיקה סינכרונית נקראת כך משום שהיא צפויה. נוצרת ע"י חומרה או תוכנה במועד ידוע מראש, עקב ביצוע
   פקודה מוסימת בתוכנית. ניתן לחזור את התעוררותה כאשר יתבצע קטע הקוד המתאים.
  - . פסיקת תוכנה נוצרת על ידי תוכנה ומשמשת להעבר מידע בין תהליך למעבד.
    - חריגה \ שגיאה נוצרת כדי לדווח על שגיאות במהלך ביצוע פקודות.
      - מלכודת מתעוררת בעקבות הדלקת דגל כלשהו.
  - פסיקה אסינכרונית נגרמת על ידי רכיב חומרה באופן שאינו תלוי בריצת התוכנית הנוכחית.
    - פסיקה מבקר הפסיקות מופעלת על ידי רכיב חומרה המחובר לבקר הפסיקות.
      - פסיקות שאינן ניתנות למיסוך דורשות טיפול במיידי ולא ניתן להתעלם מהן.

# Interrupt Handling

# Vector Interrupt System

נדע להפעיל את הקוד הרלוונטי ששמור בזיכרון מכיוון שאני מקבל את כל המידע הרלוונטי עם ה-Interrupt.

- הרכיב (עכבר\מקלדת) מבקש Interruptמבקר הפסיקות ומעביר גם את סוג הפסיקה.
- Interrupt בקר הפסיקות מאותת למעבד שהיה
- המעבד מעביר את המערכת למצב "מיוחס" על מנת לדעת שכרגע אנו מבצעים פעולה של מערכת ההפעלה ולא של תהליך מסוים.
  - מתבצעת שמירה למצב המערכת (אוגרים וכו').
- כל פסיקה מגיעה עם מספר מזהה על מנת שנוכל להבין מהי סוג הפסיקה. לכן, נדע ללכת לגשת לתא בזיכרון שבו מאוחסן הקוד בטבלת הפסיקות עבור אותה פסיקה.
  - . נריץ את השגרה שמטפלת באותה פסיקה
- ברגע שסיימנו נודיע למעבד על מנת לחזור לאותו המצב שבו היא הייתה לפני ה-Interrupt.
- המערכת ממשיכה להריץ את ה-Instruction מהנקודה שבה הפסיק.



Email: Lior7daniel@gmail.com

# **Interrupt Timeline**



- המעבד יכול להיות בשני מצבים שונים: 1. מריץ את התוכנית של המשתמש. 2. מטפל ב-Interrupt.
  - יכול להיות בשני מצבים שונים: 1. Idle (לא עושה כלום)

2. קורא/כותב משהו.

- בתחילת הגרף העליון, המעבד מריץ תוכנית ולפתע מקבל מתוך ה-Instruction בקשה לשימוש ב-I/O.
- idle ו מקבל את הבקשה ועובר ממצב transferring את הנתונים. למצב transferring של הנתונים.
- שלו. Buffer- במצב Device Controller מבצע את הפעולה ואוגר את המידע שצריך להחזיר אל תוך ה-Device Controller
  - .idle וחוזר למצב Interrupt כשהוא מסיים, הוא מעביר
  - .Interrupt על מנת לטפל ב-O interrupt processing בנקודה זו המעבד שומר את מצב המערכת ועובר למצב
  - שבר מסיים, המעבד חוזר לנקודה האחרונה בה שמר את מצב המערכת על מנת להמשיך את פעולותיו.

# **Control Unit**

ברגע שהרצנו תהליך, הוא נשמר בזיכרון כסדרת הוראות בשפת מכונה. תפקיד ה-Control Unit הוא להריץ את ה-instructions כתהליך ולגרום לרכיבי ה-I/O להגיב בהתאם.

.Execute <- Decode <- Fetch עובד בשיטת Control Unit-ה

מבנה ה - Control Unit

- instruction אוגר מצביע, מאחסן את הכתובת של ה-instruction אוגר מצביע, מאחסן את הכתובת של ה-(<u>Program Counter) PC</u>
  - instruction את ה-instruction שהובא מהזיכרון. − אוגר ההוראה, מאחסן את ה-(Instruction Register) IR
    - . מפענח הרלוונטי (Instruction Decoder) ומפעיל הרכיבים הרלוונטי α (Instruction Decoder) ו

.PC- איך בפועל הכל עובד יחד? ברגע הרצת תוכנית, הכתובת של ה-Instruction הראשון מאותחל ב



Email: Lior7daniel@gmail.com

# ?איך הרכיבים עובדים יחד

- התוכנית שלנו מבקשת לבצע פעולה כלשהי
   של 0/ו מ-Device כלשהו.
- המעבד קורא את ה-Instruction ומבין שיש לבצע פעולה זו.
- אותו תא בזיכרון data המעבד מושך את ה-•
  - Device-המעבד יעביר שני דברים ל
  - 1. מה הפעולה המתבקשת. נכתב לתוך הרגיסטרים של ה-Device Controller.
- 2. ה-data המתבקש. נכתב לתוך ה-Buffer של ה-Device Controller
- יתחיל לבצע את הפעולה, וכשיסיים Device- ה-Interrupt הוא יודיע למעבד באמצעות



מערכת ההפעלה – Operation System

תוכנית אשר משמשת כחוצץ בין המשתמש של המחשב לבין החומרה של המחשב.

#### מטרות מערכת ההפעלה

- הרצת תכניות המשתמש בצורה קלה.
  - הפיכת השימוש במערכת לנוח יותר
  - שימוש יעיל יותר בחומרת המחשב.

#### למערכת ההפעלה שני סוגי התנהגויות

- רטק וכו'. | CPU כאשר מקצה —Resource allocator •
- . − כאשר שולטת בהרצת תוכנית לשימוש נכון במחשב ומניעת שגיאות. − Control program כאשר שולטת בהרצת תוכנית לשימוש נכון במחשב ומניעת שגיאות. דוגמא: גישה לאיזור אסור בזיכרון, System Call, שליטה על מרכיבי 0/ו וכו'.

#### לכל מערכת הפעלה יש מטרות ועיצובים שונים ותכנון לפי צרכים

- של משאבי החומרה. Mainframe − ניצול מקסימלי של משאבי החומרה.
- PC תמיכה מקסימלית בהרצת תכניות של המשתמש.
- Handheld ממשק נוח להרצת אפליקציות (ביצועים טובים פר יחידת ניצול של הסוללה).

# מבט על שירותי מערכת ההפעלה



**Apps** 

Shared Objects/DLLs

System libraries

System call interface

Drivers

HAL: HW Abstracting Layer

HW

# ארכיטקטורות של מערכות הפעלה.

Apps – Conolithic – כוללת בתוכנה את כל הפונקציונליות והכל כתוב כקוד אחד. זוהי אחת os הארכיטקטורות הראשונות שיוצרו כדי לתת פונקציונליות ללא מחשבה על נוחות. היתרון שהביצועים יכולים להיות טובים יותר ובמקרה של שינויים קל יותר כי הכל במקום אחד. HW ,מפתחים במערכת ההפעלה רמות – Multi-Layer API כך שכל רמה אחראית על משהו ולכן אם נצטרך שינויים הם קורים ברמה הלוקאלית. היא נוחה אבל App פחות בביצועים. App HW abstraction HW - System of VM's (virtual machine) Process הוספה של תהליכים לגרעין. התהליכים יכולים לגשת לחומרה רק דרך Hyp, Process אשר מנהל את הגישה לחומרה ע"י ה-kernel. Apps HW abstraction חוסך במשאבים – Micro kernel ומאגד 3 פונקציות: Loadable module Scheduler Loadable module (IPC ,memory mgr ,scheduler) Loadable module HW abstraction App App HW Exokernel חלוקה של המשאבים בצורה מאוזנת External Process לתהליכים. מכיוון שהפונקציות ממומשות מחוץ לתהליך יש להם Mem. mgr גישה מוגבלת לחומרה. HW abstraction Option2: Network Apps HW .server כל module כל – Client Server שמטפל בתקשורת מסוג מסוים. ההבדל Micro kernel-בין ארכיטקטורת זו ל Scheduler File system הוא שאת ה-server ניתן להריץ Memory mgr IPC Option1: Network במרחב המשתמש. לדוג': ניתן לשים את החיבור לרשת בתוך האפליקציה. HW abstraction HW

apps

kernel

HW

-> השכבות בצורה מופשטת ->

#### :הערה

לכל התקן HAL המנהל אותו בצורה מופשטת. לדוגמא: להתקן העכבר יש HAL המנהל אותו כך שלא משנה באיזה עכבר נשתמש הפקודה להצגתו <sup>[ב</sup> במיקום מסוים במסך קיימת בצורה מופשטת. לעכברים מסוגים שונים קיימים Drivers עבורם היודעים לגשת ל-HAL.

– משפטים נוספים

האפליקציות יכולות לכלול Objects / DLLs.

חלק מהדרייברים יכולים לייצג פרוטוקולי (TCP/IP), אבל לא התקנים.

דרייברים ו-System Calls שייכים ל-Kernel.

Kernel הקרנל הוא התוכנה במערכת ההפעלה (תהליך \ שכבת קוד) האחראית על ניהול משאבי המחשב והתקשורת עם החומרה. זהו ליבת מערכת ההפעלה.

כל שאר התהליכים שהגיעו עם מערכת ההפעלה מקוטלגים כ-System/Application programs.

Firmware קושחה היא תוכנה שצרובה פיזית על רכיב החומרה ואינה ניתנת לשינוי (הקוד על ה-ROM).

Basic Input Output System − BIOS בעת הדלקת המחשב, ה-BIOS הוא התוכנה הראשונה שפועלת, ומשמש לזיהוי\בדיקה\הגדרת התקני החומרה וטעינת הפונקציות הנדרשות מהדיסק הקשיח אל כרטיס הזיכרון להעלאת מערכת ההפעלה.

System Call בקשה של אפליקציה מה-kernel לביצוע פעולה שאינה יכולה לבצע בעצמה כמו גישה לרכיבי 0/ו וכו' (זהו בעצם Software interrupt).

Driver תוכנה ייעודית המאפשרת גישה לרכיב O/ו מסוים.

מעבר בין User Mode ל-Kernel Mode תוכניות המשתמש רצות ב-User Mode ומערכת ההפעלה מריצה את הפקודות שלה ב-User Mode כאשר רק במצב זה המעבד מבצע פקודות מוגנות (פקודות Privileged). כשלמשתמש יש צורך לגשת לרכיב 0/ו, הוא יכתוב פקודת System Call שתעביר את המעבד למצב Kernel, המעבד יעשה את המוטל עליו ויחזור למצב User.

חשיבות המצבים : מערכת ההפעלה נדרשת להגן על עצמה ועל מרכיבי מערכת נוספים (למשל I/O) מפני מפני שימוש לא נכון \ זדוני.

| פקודות רגילות (בהרשאת המשתמש)  | פקודות Privileged (בהרשאת ה-Kernel)                                  |
|--------------------------------|----------------------------------------------------------------------|
| קריאה מהשעון                   | ניקוי זיכרון                                                         |
| trap שליחת                     | lnterrupt כיבוי                                                      |
| מעבר מ-User Mode ל-Kernel Mode | שינוי ה-Device status table (התורים של הבקשות ל-<br>Device'ים שונים) |
|                                | גישה ל-0/ו                                                           |

רכיב חומרה האחראי על פעולות ניהול הזיכרון על ידי המעבד. יחידה זו Memory Management Unit – רכיב חומרה האחראי על פעולות ניהול הזיכרון על ידי המעבד. יחידה זו ממפה בין כתובות וירטואליות לפיזיות בזמן ריצה, מגינה על זיכרון של תהליך אחד מפני אחר ובמיוחד על שטח הזיכרון של הגרעין, אחראית על הקצאות זיכרון והחלפות מידע בין 2 תהליכים.

ם עצמם. – Interprocess Communication – מערכת ההפעלה אחראית על התקשורת בין התהליכים עצמם.

**ניהול הזיכרון** ניהול זוהי אחריות מערכת ההפעלה, העוסקת בהחלטה על מה יהיה \ ישהה בזיכרון בכל רגע. זהו מרכיב קריטי לניצולת המעבד ובעל השפעה מכרעת על זמן התגובה למשתמש.

access time

: תפקיד מערכת ההפעלה בכל הקשור לניהול זיכרון

- מעקב ורישום החלקים בזיכרון שנמצאים כרגע בשימוש.
- החלטה על העברת תוכן זיכרון המשויך לתהליכים מ\אל הזיכרון.
  - הקצאת זיכרון לתהליכים.

primary storage primary storag

storage capac

<u>Main Memory</u> – זיכרון ראשי. המקום שבו תוכניות רצות.

ה-CPU יכול לעבוד איתו בצורה ישירה (ROM/RAM).

דיכרון משני. כיוון שיש לנו הרבה – Storage Secondary

אפליקציות בו זמנית עם זיכרון משותף, יכול להיווצר מצב שחלקם לא יוכלו להשתמש בזיכרון, לכן חלקן שמורות בזיכרון הוירטואלי שמערכת ההפעלה מממשת ושמור בדיסק. הגישה אליו נעשית בעזרת Interrupt.

Direct Memory Acces) DMA (חכונה המאפשרת לתת-מערכות מסוימות של המחשב לבצע קריאה ∖ כתיבה (חשירה מ∖אל הזיכרון, באופן עצמאי ללא תלות במעבד. לדוגמא, DMA מאפשר טעינה של נתונים מהכונן הקשיח ישירות לזיכרון המחשב, מבלי שהמעבד יטען כל נתון מהכונן הקשיח, ויעביר אותו לזיכרון. היתרון בשיטת הגישה הישירה הוא החיסכון בפעולות מעבד לטובת העברת נתונים. במקום להתעסק בהעברת נתונים, פעולה שלרב אינה דורשת עיבוד או התייחסות לתוכן הנתונים, המעבד פנוי לטפל בפעולות עיבוד אחרות, ואפילו בתוכנות אחרות שרצות במחשב באותו הזמן.

החיסרון בשיטת הגישה הישירה הוא שאין בקרה מרכזית ובלעדית על הזיכרון – דבר שמגדיל משמעותית את הסיכויים למקרים של השחתת זיכרון.

קובץ הוא משאב מערכת לוגי המאפשר אחסון ומידע, אשר זמין לתוכניות המחשב לקריאה או כתיבה. לרב יישמר File באמצעי לאחסון נתונים.

# תהליך הוא קובץ במצב הרצה. PROCESS

#### : התהליך בנוי מכמה שכבות

- תוכנית. − Text Section •
- אונו'). program counter מצב התהליך ומצב האוגרים Status
- Stack המידע הזמני של אותו הבלוק (פרמטרים של הפונקציה, משתנים לוקאליים וכו').
  - ם ביל את המשתנים הגלובאליים. Data section
  - איכרון המוקצה דינאמית תוך כדי הריצה. − Heap

#### לתהליך כמה מצבים שונים:

- New התהליך נוצר.
   Instruction Running •
- Waiting תהליך במצב המתנה ומחכה לאירוע מסוים (O/ו וכו').
  - Ready התהליך מחכה שהמעבד יריץ אותו.
    - . התהליך הסתיים Terminated

# ready running .('IDI I/O) E I/O or event completion scheduler dispatch I/O or event wait waiting

#### PCB - Process Control Block - בלוק שליטה

זהו מבנה נתונים בתוך ה-kernel המייצג עבור מערכת ההפעלה את מצב התהליך ומכיל מידע הקשור אליו.

- . (Ready, Waiting וכו'). מצב התהליך
- 2. Program Counter מצביע לכתובת של התהליך הבא שירוץ.
  - .3 מצב האוגרים ב-CPU של התהליך.
  - 4. ניהול זיכרון (הקצאות דינאמיות וכו') עבור התהליך.
- 5. מידע על קלט פלט עבור התהליך, רשימת קבצים פתוחים וכו'.
- 6. מידע חישובי מעבד בשימוש, זמן שעון שחלף מאז ההתחלה, מגבלות זמן על מצב התהליך וכו'.



<sup>\*</sup>הערה\* - לכל תהליך יש PCB. מערכת ההפעלה היא תוכנית הרצה ללא PCB, לכן היא אינה תהליך.

Email: Lior7daniel@gmail.com

#### CPU Scheduler

מתזמן התהליכים אחראי על הגישה למעבד, ניצול יעיל שלו ובחירת התהליך הזמין הבא שירוץ. - המתזמן שומר על תורי תזמון של תהליכים באמצעות שתי מחסניות

1. Ready Queue – התהליכים בזיכרון הראשי המוכנים לריצה.

שולוי.). – Waiting Queue .2



ברגע שה-CPU נכנס למצב "סרק", מערכת ההפעלה בוחרת תהליך מתוך ה-Ready Queue ונותן לו לרוץ על ה-CPU. החלטות המתזמן עשויות לקרות באחד מארבעת הנסיבות הבאות.



Context Switch – מעבר בין ריצת שני תהליכים באמצעות המעבד. החלפת המעבד לתהליך אחר דורשת שמירת המצב הקיים (PCB) של התהליך הישן וטעינת המצב של התהליך החדש. תהליך זה נחשב בזבזני ולכן מערכות הפעלה מנסות לבצע אופטימיזציה בשימוש בהן.



#### ה-CPU Scheduler משתמש בשני סוגים שונים של תזמון:

- 1. Non Preemptive תהליך לא משחרר את ה-CPU. עד שלא מסתיים או נכנס למצב Waiting. (דוגמא 1 \ 4) לא ייתכן מצב בו מערכת ההפעלה מפריעה לו באמצע שרץ, גם אם עבור תהליך בעדיפות
  - מערכת הערה לשינויים, במיוחד עבור שני המקרים הבאים: (דוגמא 2 \ 3) - Preemptive .2
- א. עדיפות : בודקת כל הזמן את מצבי התהליכים ועשויה להפסיק תהליך עבור תהליך בעל <u>עדיפות</u> גבוהה יותר. תזמון מסוג זה גורם לעלויות = זמן.
  - ב. זמן : המתזמן משתמש ב-Timer ומחלק לכל תהליך זמן עבור הריצה שלו, בעזרת תוצרים את התהליך ומבצעים החלפה. Timer Interrupt

#### יתרונות וחסרונות עבור Non Preemptive \ Preemptive

- ברגע שמחליפים תהליכים אנחנו צריכים כל הזמן לעשות Context Switch. ה-PCB שומר על התהליך בתוך הגרעין כדי שיוכל לשחזר אותו בעתיד.
  - ב-Non אנו יודעים מתי ואיפה נחליף את התהליכים, כך שה-Context Switch יותר מהיר.
  - ב-Preem אמנם אפשר לעצור תהליך אך זה גורם ל-Context Switch אמנם אפשר לעצור תהליך אך זה גורם ל-תהליכים גבוהה מידי) כך שנבזבז המון זמן והיעילות של המתזמן תהיה נמוכה.

Email: Lior7daniel@gmail.com

Thread תהליכון הוא חלק מתהליך, יש לו Registers ,PC ו-Stack משלו, אך כל שאר ה- PCB הם אותו הדבר כמו האב. כאשר יש כמה תהליכונים תחת אותו תהליך הם חולקים יחד את ה-Code Section וה-Data Section (נתונים שלא במחסנית כגון משתנים גלובאליים, סטטיים, קבצים שנפתחו וכו'.

#### : הערות

- הפונקציה () Fork לא מייצרת Data\Code Sections אלא Fork, אלא
- תהליך יצירה של Thread הרבה יותר מהיר מאחר ולא משכפל את ה-PCB במלואו ביחס לתהליך יצירת Process.
  - רץ על אותו מרחב זיכרון. Thread •
  - .Shared Memory \ Signal \ Pipe תקשורת בין תהליכים מתבצעת בעזרת

#### ההבדלים בין תהליך לתהליכון

| תהליכון                                    | תהליך                                |  |  |  |
|--------------------------------------------|--------------------------------------|--|--|--|
| Heap -ו Data Segment אין לו                | Heap -ו Data Segment יש לו           |  |  |  |
| לא יכול לחיות בעצמו, חייב להיות חלק מתהליך | לתהליך יש לפחות תהליכון אחד          |  |  |  |
| יכול להיות יותר מתהליכון אחד בתהליך        |                                      |  |  |  |
| יצירה לא יקרה                              | יצירה יקרה                           |  |  |  |
| החלפת הקשר לא יקרה                         | החלפת הקשר יקרה                      |  |  |  |
| תקשורת יעילה                               |                                      |  |  |  |
| זכרון משתחרר במוות 😡                       | אם תהליך מת, אז כל הזכרון משתחרר וכל |  |  |  |
|                                            | התהליכונים מתים 🖸                    |  |  |  |

#### ישנם שני סוגים של תהליכונים:

- .1 שמודע אליו. User Thread מיושם ע"י המשתמש, הגרעין לא
- 2. Kernel Thread מיושם ע"י מערכת ההפעלה, הגרעין מנהל אותו.

#### ההבדלים בין השניים

| User Thread                                     | Kernel Thread                                 |  |  |  |
|-------------------------------------------------|-----------------------------------------------|--|--|--|
| מהיר יותר ליצירה וניהול                         | איטי יותר ליצירה וניהול                       |  |  |  |
| מנוהל על ידי המשתמש                             | מנוהל על ידי מערכת ההפעלה                     |  |  |  |
| לא דורש תמיכה של מערכת הפעלה ספציפית            | דורש את תמיכת מערכת ההפעלה                    |  |  |  |
| אם תהליכון אחד נתקע כולם נתקעים                 | אם נתקע תהליך אחר מתוזמן                      |  |  |  |
| זול ומהיר כי לא נדרשת קריאת מערכת בין תהליכונים | יקר ואיטי כי נדרשת קריאת מערכת להחלפת קשר בין |  |  |  |
|                                                 | תהליכונים                                     |  |  |  |
| ליבה אחת לכל התהליך                             | ניתן להשתמש בכמה ליבות                        |  |  |  |
|                                                 |                                               |  |  |  |

#### : Multi-Threading מודלים של

יחיד. Kernel Threadd – כמה User Threads ממופים ל–Many-To-One יתרונות : מהיר מכיוון שאינו צריך קריאת מערכת ליצירה שלהם.

תו זנות: מודד מכיון שא נו בו ך קו את מעו כתיד בדרו שיחום. חסרונות : אין מקביליות (כמה ליבות), אם אחד נתקע כולם נתקעים (לדוגמא בהמתנה ל-0/ו).

יחיד. Kernel Thread – כל User Thread יחיד.

יתרונות : יש מקביליות, כאשר תהליכון אחד נתקע אחרים יכולים לרוץ. בנוסף, ביצועים טובים יותר כשיש כמה ליבות.

חסרונות : יקר, יצירה וניהול הזיכרון מערב את הקרנל בפעולות שלו

וצורך את משאבי ה-kernel.

.Kernel Threads הרבה User Threads – הרבה – Many-To-Many

יתרונות : גמיש.

חסרונות: בד"כ ישתמש במיפוי 1:1.



Email: Lior7daniel@gmail.com

# קריטריונים של מתזמן

- CPU שומר את ה-CPU (ניצול ה-CPU) שומר את ה-CPU (ניצול ה-CPU)
- Throughput (תפוקה) כמות תהליכים מקסימאלית שאפשר לטפל בזמן מסוים.
- Turnaround (זמן סבב) הזמן מהרגע שתהליך נכנס להרצה ועד שהוא מסיים (כולל המתנה לתורו).
  - שתהליך מסוים חיכה לתורו. Waiting time
  - Response time הזמן שלוקח מרגע שליחת בקשה ועד קבלת תשובה.

### אלגוריתמים שונים של תזמון

#### FCFS - First Come First Served

:דוגמא

המעבד מטפל בתהליך הראשון שמבקש. הדרך הפשוטה ביותר למימוש האלגוריתם היא על ידי תור FIFO, המתזמן .Ready Queue-התהליכים לפי אופן הגעתם

זהו אלגוריתם Non-Preemptive, וזמן הממוצע שלו לרב ארוך, כי תלוי בזמן ההגעה של התהליכים.

|                                               | P <sub>1</sub>                              | P <sub>2</sub> | P <sub>3</sub> | Pro         |  |  |  |  |
|-----------------------------------------------|---------------------------------------------|----------------|----------------|-------------|--|--|--|--|
| 0                                             |                                             | 24             | 27 3           | 30 <b>F</b> |  |  |  |  |
|                                               | ן ההמתנה של P1 = 0, של P2 = 24 ושל P3 = 27. | אות כי זמ      | ניתן לר        | F           |  |  |  |  |
| לכן זמן ההמתנה הממוצע הוא : 17 = 3/(0+24+27). |                                             |                |                |             |  |  |  |  |

P2 -> P3 -> P1 לעומת זאת אם הסדר היה



| P <sub>2</sub> | P <sub>3</sub> | P <sub>1</sub> |    |
|----------------|----------------|----------------|----|
| 0 :            | 3 6            |                | 30 |

ניתן לראות כי זמן ההמתנה של P2 = 0, של P3 = 3 ושל P1 = 6. (0+3+6)/3 = 3 לכן זמן ההמתנה הממוצע הוא (3+3+6).

#### SJF - Shortest Job First

:דוגמא

Burst

Time

6

8 7

3

P1

Р3

Ρ4

אלגוריתם אופטימאלי הנותן זמן המתנה <u>מינימאלי</u>. צריך לשים לב כי אם יש הרבה תהליכים קצרים ואחד ארוך, ייתכן כי הוא יחכה המון זמן. לכן, ה-Turnaround Time לא אופטימאלי כלל.

שימוש באלגוריתם זה יתזמן את התהליכים באופן הבא: P4 -> P1 -> P3 -> P2. **Process** 



?"הבעיה: לא נוכל לדעת את אורך התהליך. איך אפשר "לנחש"?

$$\alpha$$
יתרון : לפי הנוסחה  $\alpha \leq \alpha \leq 1$  בד"ב  $\alpha \leq \alpha \leq 1$  ה- $\alpha$  משמש כמקדם כך ש:  $\alpha \leq \alpha \leq 1$  בד"ב  $\alpha \leq \alpha \leq 1$  מוער באלוו לתהליך הבא. הניחוש שקיבלנו האמיתי המיחים שהיה לתהליך הקודם. שהיה לתהליך הקודם ב-CPU.

- נתייחס לניחוש שקיבלנו בתהליך הקודם ולא לאורך האמיתי.  $\tau_{n+1} = \tau_n$ : 0 = α

- נתייחס רק לאורך האמיתי שלקח לתהליך הקודם.  $\tau_{n+1} = \alpha t_n$  $: 1 = \alpha \bullet$ 

מהסיבה שה- $\alpha$  בין  $\alpha$  ל-1, נשים לב שעל כל • הנוסחה הרקורסיבית:  $\tau_{n+1} = \alpha t_n + (1 - \alpha) \alpha t_{n-1} + \dots$ 

מהסיבה שה-
$$\alpha$$
 בין  $0$  ל-1, נשים לב שעל כל  $au_{n+1} = \alpha \, t_n + (1 - lpha) lpha \, t_{n-1} +$  גורם יש השפעה קטנה יותר מאשר על אלו  $+ (1 - lpha)^j \, lpha \, t_{n-j} + ...$   $+ (1 - lpha)^{n+1} \, au_0$ 

Email: Lior7daniel@gmail.com

#### **Shortest Remaining Time First**

גרסת ה-Preemptive של ה-SJF.

:דוגמא

:דוגמא

באלגוריתם זה, גם אם התחלנו לטפל בתהליך מסוים, ברגע שקיבלנו תהליך עם זמן קצר יותר – נפסיק ונעבור אליו. כאן נוסיף פרמטר נוסף – זמן הגעת התהליך לתור ההמתנה לפי יחידות זמן.

| D  | D              | D                 | D                              | Р                                                  | Process | Arrival | Вι |
|----|----------------|-------------------|--------------------------------|----------------------------------------------------|---------|---------|----|
| Г1 | г <sub>2</sub> | F <sub>4</sub>    | <sup>-</sup> 1                 | F <sub>3</sub>                                     |         | Time    | Ti |
| -  | 1 5            | 5 1               | 10 1                           | 7 26                                               | P1      | 0       |    |
|    |                | ורלנו עת 20       | מרו וחודת זמו עחת כ            | הסבר: התחלנו עם P1 אבל א                           | P2      | 1       |    |
|    | ר כם           |                   |                                | רוטבו . ווונוזינו עם די אבי א<br>27 לכו P1 = 7 לכו | Р3      | 2       |    |
|    | P/-            | ואו אוו פוועטפיין | V 1/11 11/11 11 1111: 1 X 1/ 1 | P/     /   P/ - 4-  P  - / V                       |         |         |    |

כרגע P1 = 71 ו-P2 = 44, לכן P2 קצר יותר והמתזמן עוצר את P1 ומטפל ב-P2. P3 ו-P4 הגיעו תוך כדי הטיפול ב-P2, אך הם עדיין ארוכים יותר ממנו ולכן P2 מסיים את התהליך. המתזמן עובר ל-P4 הקצר אחריו, משם ל-P1 ואז P3.

[ 
$$(10-1) + (1-1) + (17-2) + (5-3)$$
 ] / 4 = 26 / 4 = 6.5 זמן ההמתנה הממוצע יהיה P1 P2 P3 P4

| Process | Arrival | Burst |
|---------|---------|-------|
|         | Time    | Time  |
| P1      | 0       | 8     |
| P2      | 1       | 4     |
| Р3      | 2       | 9     |
| P4      | 3       | 5     |
|         |         |       |

#### Round-Robin Scheduling

אלגוריתם Preemptive.

כל תהליך מקבל זמן קבוע לריצה, הנקרא Quantum (בד"כ בין 10-100 מיל" שניות).

. כאל תור מעגלי. Ready-Queue- האלגוריתם מתייחס

מתזמן המעבד עובד על התור ומקצה Quantum פרק זמן עיבוד בכל פעם לתהליך אחר, כאשר הזמן עבור התהליך מסתיים, התהליך עובר לסוף התור.

אז אין תהליך שיחכה יותר מ Ready Queue אז אין תהליך שיחכה זמן. (n-1)\*Quantum אם יש n אם יש

נשים לב שאם ה-Quantum יהיה גדול מידי נקבל FCFS.

לעומת זאת, נשים לב שה-Quantum לא קטן מידי מאחר וכל החלפת תהליך דורשת Context Switch ש"המחיר" עבורו גבוהה.

|   | P <sub>1</sub> | P <sub>2</sub> | P <sub>3</sub> | P <sub>1</sub> |
|---|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|
| C | 1              | 4              | 7 1            | 0 1            | 4 1            | 8 2            | 22 2           | 26 30          |

**Process** Burst Time 24 P1 P2 3 3 Р3

.4 = Quantum- במקרה זה

המתזמן מתחיל טיפול ב-P1 ולאחר 4 יחידות זמן מפסיק ועובר ל-P2. מסיים את P2 לאחר 3 יחידות זמן ועובר ל-.P3 מסיים אותו לאחר 3 יחידות זמן וחוזר ל-P1 עד שמסיים אותו.

#### **Priority Scheduling**

אלגוריתם Non-Priority.

אלגוריתם זה נותן זמן ריצה לתהליך בעל העדיפות הגבוהה ביותר.

ככל שמספר ה-Priority נמוך יותר, כל העדיפות עבור התהליך גבוהה יותר.

בעיה: תהליכים עם עדיפות נמוכה עלולים לא לקבל זמן עיבוד אף פעם.

פתרון: Aging (תהליך הזדקנות) – ככל שעובר זמן ותהליך מסוים לא קיבל עדיפות, נעלה לו את העדיפות באופן יזום.

|   | P <sub>2</sub> | $P_{5}$ | $P_{1}$ | P <sub>3</sub> | P  | 4  |  |
|---|----------------|---------|---------|----------------|----|----|--|
| C | ) 1            | 1       | 5 10    | 6              | 18 | 19 |  |

| .(0+1+6+16+18+19) | / 5 = 8.2 | הממוצע הוא | זמן |
|-------------------|-----------|------------|-----|
|-------------------|-----------|------------|-----|

| Process | Burst | Priority |        |
|---------|-------|----------|--------|
|         | Time  |          | :דוגמא |
| P1      | 10    | 3        |        |
| P2      | 1     | 1        |        |
| Р3      | 2     | 4        |        |
| P4      | 1     | 5        |        |
| P5      | 5     | 2        |        |

<sup>\*</sup> זמן ההמתנה הממוצע – לבדוק

Email: Lior7daniel@gmail.com

#### Priority Scheduling w/ Round-Robin

נריץ את Priority אלגוריתם, אך במידה וניתקל בשני תהליכים עם אותה העדיפות, נתזמן ביניהם עם אלגוריתם Round-Robin.

|   | P <sub>4</sub> | P <sub>2</sub> | P <sub>3</sub> | P <sub>2</sub> | P <sub>3</sub> | P <sub>2</sub> | P <sub>3</sub> | P <sub>1</sub> | P <sub>5</sub> | P <sub>1</sub> | P <sub>5</sub> |
|---|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|
| 0 |                | 7 9            | 9 1            | 1 1            | 3 1.           | 5 16           | 5 2            | 0 22           | 2 2            | 4 26           | 27             |

| Process | Burst | Priority |
|---------|-------|----------|
|         | Time  |          |
| P1      | 4     | 3        |
| P2      | 5     | 2        |
| Р3      | 8     | 2        |
| P4      | 7     | 1        |
| P5      | 3     | 3        |

#### Multilevel Queue

:דוגמא

ניצור תור תהליכים שונה עבור כל רמת עדיפות. עבור כל תור נוכל לבחור אלגוריתם תזמון שונה. מתחילים לטפל בתור של הרמה הכי נמוכה וכשמסיימים עוברים לרמה הבאה אחריה.

#### Multilevel Feedback Queue

אלגוריתם הבנוי על בסיס Multilever Queue אך כאן נוסיף אינטרקציה בין התורים על מנת להימנע מתהליכים שיישכחו. כך נוכל לבצע Aging – הגדלת העדיפות של תהליך באופן יזום עבור אחד כזה שנשכח.

#### EDF - Earliest Deadline First

לכל תהליך יש זמן ריצה, זמן הגעה לתור ו-Dead Line. כלומר, אפליקציה יכולה להגדיר שהיא רוצה שיטפלו בתהליך בתוך זמן מסוים. ככל שה-Dead Line יותר קרוב, כך העדיפות גדלה.

יש פרמטר נוסף שהתהליך מעביר איתו ומסמל כמה "כסף" האפליקציה מוכנה לשלם למערכת במקרה שהתהליך יטופל בזמן, אך האלגוריתם אינו מתייחס לערך זה ולכן הוא טוב עבור תהליכים שערכם בפרמטר זה שווה.

#### **Linux Scheduling**

.CFS – Completely Fair Scheduler עובד עם

nice value – עדיפות התהליך. ככל שיותר קטן העדיפות גבוהה יותר.

target latency – הזמן שבו תהליך אמור לרוץ לפחות פעם אחת (יכול להשתנות לפי כמות התהליכים).

virtual run time – כמה זמן באמת התהליך קיבל זמן עיבוד (ככל שקיבל יותר כך המספר יותר נמוך).

במימוש נכניס את התהליכים לעץ אדום שחור כך שמצד שמאל יהיו התהליכים עם ה-virtual run time הכי נמוך ובימין הכי גבוה.

במקרה בו יש כמה מעבדים, נוודא שתהליך שהתחיל במעבד מסוים גם ימשיך ויסיים איתו.

#### Windows Scheduling

בנוי על Preemptive ומתזמן לפי עדיפות (לכל רמת עדיפות תור משלה).

אם אין תהליך שירוץ, מריצים תהליך סרק.

תהליכים שהם real-time יכולים לעקוף כאלה שלא.

יש 32 רמות עדיפות:

0 – תהליכים של ניהול זיכרון.

Variable Class – 1-15

Real-Time Class - 16-32

#### Solaris

מתזמן לפי עדיפות.

בעל Class 6'ים, כך שלכל Class יש אלגוריתם תזמון משלה. כל תהליך יכול להיות ב-Class אחד בו זמנית.

.Fixed Priority (FP), Fair Share (FSS), System (SYS), Time Sharing (TS), Interactive (IA), Real Time (RT).

# (תקשורת בין תהליכים) IPC – Inter Process Communication

יש שלושה דרכים בהם תהליכים יכולים לתקשר ביניהם:

- .Signals .1
- .Channels .2
- .Shared memory .3

o Signals סיגנלים הם בעצם פסיקות תוכנה (System Calls), דרכם ניתן להעביר אירועים אסינכרוניים לאפליקציה.

דוגמא: משתמש לוחץ ctrl+c, התהליך שולח סיגנל "להרוג" תהליך אחר.

ישנם כ-64 סיגנלים, ניתן לראות אותם על ידי הפקודה "l- ll"..

ניתן לשנות את ההתנהגות של אחד מהסיגנלים (למעט SIGKILL ו-SIGSTOP) על ידי שימוש בפקודה (<handler\_function\_name>, <handler\_function

ניתן להתעלם מסיגנלים באמצעות הפקודה SIG\_IGN במקום ה-handler\_function\_name.

.kernel צינור המאפשר תקשורת בין תהליכים. עובר דרך ה-Pipes

#### : Pipes יש שני סוגי

- Ordinary Pipes.1

מאפשר תקשורת בין תהליכים בעלי קשר של אב \בן. לא ניתן יהיה לגשת לתהליך מחוץ לקובץ שיצר אותו.

נשתמש בפקודת ה-(Pipe) התקבל מערך בעל 2 תאים: [0] לקריאה ו-[1] לכתיבה. לדוגמא: בקוד שלנו נבצע את פקודת ה-(pipe) לפתיחת צינור, לאחר מכן נבצע את פקודת ה-(fork) לפיצול של תהליכים בתצורת אב ובן, וכאשר נרצה לכתוב משהו מתהליך כלשהו נכתוב או נקרא בהתאמה ע"י הפקודות הבאות:

write(fd[1], variable adress, sizeof(variable)) :כתיבה read(fd[0], variable adress, sizeof(variable) :קריאה

.close\open(fd[1\0]) התאים לקריאה ולכתיבה ניתנים לנעילה על ידי הפקודות

Pipe- מאפשר גישה לתהליך ללא קשר של אב \ בן על ידי שימוש בשם ה-Pipe . 2 − Names Pipes . 2

ייביר אור אור הפקודה mkfifo שישמש כ-named pipe. ניצור שני קבצים A ו-B ואישמש כ-mkfifo ניצור שני קבצים A ו-B הישמשו כתהליכים הרוצים לתקשר ונניח ש-A רוצה לכתוב ל-B.

שניה הקבצים יצטרכו "לפתוח גישה" ל-named pipe שלנו ע"י הפקודה open שניה הקבצים יצטרכו "לפתוח גישה" ל-named pipe ו-(1-) אם יש שגיאה.

int fd = open("the named pipe path", 0\_RDONLY \ 0\_WRONLY) לדוגמא:

לאחר מכן כל קובץ יכתוב בהתאמה את פקודה הקריאה \ כתיבה: כתיבה:

write(named pipe adress – in our case: fd, variable adress, sizeof(variable))
קריאה:

read(named pipe adress - in our case: fd, variable adress, sizeof(variable))

Email: Lior7daniel@gmail.com

# Synchronized Algorithms

<u>לסדרת סרטונים בנושא הסוגרת את הרצאה 6+5 לחצו כאן (מבטא הודי, אבל מומלץ מאוד!!).</u>

נניח כי קיימים שני תהליכונים P ו-Q, כאשר

P: 
$$x = 2$$
 Q:  $x = 3$   $y = x + 1$ 

אנו יודעים כי המעבד מחלק את זמן העיבוד בצורה לא מסודרת, לכן, מכיוון ששני התהליכונים מתחרים על ה-'x', אנו עלולים לקבל תוצאות שונות בכל פעם. דוגמא: (3,4) \ (2,3) \ (2,3) \ (2,1).

: הגדרות

. עבור אותו הקלט תמיד נקבל את אותו הפלט – Deterministic

. עבור אותו הקלט יכולים להיות תוצאות שונות לפלט. – Non-Deterministic

.תחרות על משתנים שעלולה להיות עבור תוכנית לא דטרמיניסטית. – Race Condition

. הידור הקוד בצורה שבה נימנע מהתנהגות לא דטרמיניסטית – Mutual exclusion

בך ש: Q-ו P אם לתהליך שלנו יש תהליכונים – Bernstain Conditions

- => משתני הפלטים של P ו-Q שונים.
- -> משתני הפלטים של P שונים ממשתני הקלטים של Q =
- -> משתני הפלטים של Q שונים ממשתני הקלטים של =

אז התהליך דטרמיניסטי.

אחרת, יכול להיות דטרמיניסטי או לא (לא בהכרח שיהיה לא דטרמיניסטי).

,קטע קוד שמשתמשים בו כמה תהליכונים במקביל, כך שכל תהליכון משנה∖מעדכן משתנה משותף, — Critical section נקרא קטע קריטי.

לא נרצה שכאשר תהליכון אחד משתמש בקטע הקריטי, תהליכון אחר יכנס וישנה דברים. לכן, נרצה שכל תהליכון שירצה לגשת לקטע קריטי, יבדוק שאף תהליכון אחר לא משתמש בו.

Email: Lior7daniel@gmail.com

#### : פתרונות

- .1 מצגת). SW Algorithm
- מצגת). Mutual exclusion .2
- 2. Progress מי שיחליט לשחרר את קטע הקוד הקריטי הוא אך ורק התהליך שבתוך הקטע הקריטי ולא תהליך ממקום אחר בקוד.
  - .(מצגת) Bounded waiting .4